V1741 NEW!

V1741 NEW! фото 351

оценок 0
написать отзыв
Сопутствующие товары
0р.

Модуль 1U 6U VME
1k, 2k, 4k 8k, 16k АЦП с зондированием пиков
64 входных канала, один конец, ERNI SMC (Zin: 1 кОм)
Низкое время простоя (повторный запуск менее чем за 100 нс после закрытия предыдущих ворот)
Алгоритм скользящей шкалы для уменьшения DNL более 1/16 от полной шкалы АЦП
Полный диапазон 4 Vpp (3,75 Vpp с включенной скользящей шкалой)
Полномасштабный INL <0,05% в течение 1: 99% FSR
Принимает положительные и отрицательные входные данные
Подавление нуля с программируемым порогом
Multi-Event Buffer (512 событий / канал)
Режим Common Gate (64 канала конвертируются одновременно) с линейной шириной шлюза или программируется программно
Индивидуальный режим Gate с 64 независимыми самостробительными каналами
Fast Clear ввод для сброса события (PUR)
Расширенная временная метка (48 бит)
Внутренние счетчики времени простоя
Интерфейсы связи VME64 / VME64x и оптической линии (собственный протокол CAEN CONET)
Синхронизация с несколькими платами и возможности последовательного подключения
Драйверы для Windows и Linux, библиотеки C и LabVIEW, демонстрационное программное обеспечение и средство обновления прошивки
Обновление прошивки пользователем
2 модели доступны:
- V1741 (1U шириной 6U VME)
- VX1741 (1U шириной 6U VME64X)

в корзину

Артикул: WV1741XAAAAA

Бренд: CAEN


Параметры установок

Количество каналов 32 шт.

Описание

V1741 (VX1741) - это АЦП с цифровым пиковым считыванием, принадлежащий к новому поколению систем считывания детекторов на основе смешанной аналого-цифровой цепочки сбора данных, сочетающей высокую плотность каналов (64 канала) и малое время простоя.

Коэффициент преобразования составляет от 1 до 16 000 каналов с низкой дифференциальной нелинейностью (DNL) благодаря методу скользящей шкалы.

Архитектура FLASH ADC позволяет достичь чрезвычайно низкого времени преобразования пикового импульса, поэтому новые преобразования происходят менее чем через 100 нс после закрытия предыдущих затворов.

Получая типичный медленный сигнал от чувствительного к заряду предварительного усилителя, за которым следует формирующий усилитель, FPGA идентифицирует пик импульса в затворе с помощью цифровых фильтров. Энергетические данные хранятся с отметкой времени в буфере для нескольких событий и доступны для считывания по шине VME или интерфейсу оптической связи (с последовательным подключением). Пропускная способность данных может быть уменьшена с помощью алгоритма подавления нуля с программируемыми порогами.

На передней панели размещены входы LEMO (NIM / TTL) для шлюза и для сброса события во время сбора данных в случае скопления. Ворота могут быть линейными (такой же ширины, как внешний сигнал) или преобразованными с программируемой шириной. Отдельные входы / выходы позволяют осуществлять многоплатную синхронизацию и распространение на шлюзе.

V1741 поставляется с драйверами для поддерживаемых интерфейсов связи, библиотеками C и LabVIEW, демонстрационным программным обеспечением для облегчения понимания платы. Обновление прошивки может быть выполнено пользователем по оптической линии связи или по VMEbus.

Отзывы(0)
написать отзыв
  • Имя
    отлично
    Ваша оценка
  • Отзыв
  • Защитный код

Просмотренные товары

  • V1741 NEW!

новости

все новости